3C-SiC Wafer Substrate

ລາຍ​ລະ​ອຽດ​ສັ້ນ​:

Semicera 3C-SiC Wafer Substrates ສະຫນອງການນໍາຄວາມຮ້ອນທີ່ເຫນືອກວ່າແລະແຮງດັນໄຟຟ້າທີ່ແຕກຫັກສູງ, ເຫມາະສໍາລັບອຸປະກອນເອເລັກໂຕຣນິກພະລັງງານແລະຄວາມຖີ່ສູງ. substrates ເຫຼົ່ານີ້ແມ່ນວິສະວະກໍາທີ່ຊັດເຈນສໍາລັບການປະຕິບັດທີ່ດີທີ່ສຸດໃນສະພາບແວດລ້ອມທີ່ຮຸນແຮງ, ຮັບປະກັນຄວາມຫນ້າເຊື່ອຖືແລະປະສິດທິພາບ. ເລືອກ Semicera ສໍາລັບການແກ້ໄຂໃຫມ່ແລະກ້າວຫນ້າທາງດ້ານ.


ລາຍລະອຽດຜະລິດຕະພັນ

ປ້າຍກຳກັບສິນຄ້າ

Semicera 3C-SiC Wafer Substrates ແມ່ນວິສະວະກໍາເພື່ອສະຫນອງເວທີທີ່ເຂັ້ມແຂງສໍາລັບອຸປະກອນເອເລັກໂຕຣນິກພະລັງງານແລະອຸປະກອນຄວາມຖີ່ສູງ. ດ້ວຍຄຸນສົມບັດຄວາມຮ້ອນທີ່ເຫນືອກວ່າແລະຄຸນລັກສະນະທາງໄຟຟ້າ, substrates ເຫຼົ່ານີ້ຖືກອອກແບບມາເພື່ອຕອບສະຫນອງຄວາມຕ້ອງການຂອງເຕັກໂນໂລຢີທີ່ທັນສະໄຫມ.

ໂຄງສ້າງ 3C-SiC (Cubic Silicon Carbide) ຂອງ Semicera Wafer Substrates ສະເຫນີຂໍ້ໄດ້ປຽບທີ່ເປັນເອກະລັກ, ລວມທັງການນໍາຄວາມຮ້ອນທີ່ສູງຂຶ້ນແລະຄ່າສໍາປະສິດການຂະຫຍາຍຄວາມຮ້ອນຕ່ໍາເມື່ອທຽບກັບວັດສະດຸ semiconductor ອື່ນໆ. ນີ້ເຮັດໃຫ້ພວກເຂົາເປັນທາງເລືອກທີ່ດີເລີດສໍາລັບອຸປະກອນທີ່ດໍາເນີນການພາຍໃຕ້ອຸນຫະພູມທີ່ຮຸນແຮງແລະເງື່ອນໄຂພະລັງງານສູງ.

ດ້ວຍແຮງດັນໄຟຟ້າທີ່ແຕກຫັກສູງ ແລະ ຄວາມໝັ້ນຄົງທາງເຄມີທີ່ເໜືອກວ່າ, Semicera 3C-SiC Wafer Substrates ຮັບປະກັນປະສິດທິພາບ ແລະ ຄວາມໜ້າເຊື່ອຖືໄດ້ຍາວນານ. ຄຸນສົມບັດເຫຼົ່ານີ້ແມ່ນສໍາຄັນສໍາລັບຄໍາຮ້ອງສະຫມັກເຊັ່ນ: radar ຄວາມຖີ່ສູງ, ແສງສະຫວ່າງຂອງລັດແຂງ, ແລະພະລັງງານ inverters, ບ່ອນທີ່ປະສິດທິພາບແລະຄວາມທົນທານແມ່ນສໍາຄັນທີ່ສຸດ.

ຄໍາຫມັ້ນສັນຍາຂອງ Semicera ກັບຄຸນນະພາບແມ່ນສະທ້ອນໃຫ້ເຫັນໃນຂະບວນການຜະລິດທີ່ລະມັດລະວັງຂອງ 3C-SiC Wafer Substrates ຂອງພວກເຂົາ, ຮັບປະກັນຄວາມສອດຄ່ອງແລະຄວາມສອດຄ່ອງໃນທົ່ວທຸກຊຸດ. ຄວາມແມ່ນຍໍານີ້ປະກອບສ່ວນເຂົ້າໃນການປະຕິບັດໂດຍລວມແລະອາຍຸຍືນຂອງອຸປະກອນເອເລັກໂຕຣນິກທີ່ສ້າງຂຶ້ນໃນພວກມັນ.

ໂດຍການເລືອກ Semicera 3C-SiC Wafer Substrates, ຜູ້ຜະລິດສາມາດເຂົ້າເຖິງວັດສະດຸທີ່ທັນສະ ໄໝ ທີ່ຊ່ວຍໃຫ້ການພັດທະນາສ່ວນປະກອບເອເລັກໂຕຣນິກທີ່ນ້ອຍກວ່າ, ໄວກວ່າ, ແລະມີປະສິດທິພາບຫຼາຍຂຶ້ນ. Semicera ຍັງສືບຕໍ່ສະຫນັບສະຫນູນການປະດິດສ້າງທາງດ້ານເຕັກໂນໂລຢີໂດຍການສະຫນອງການແກ້ໄຂທີ່ຫນ້າເຊື່ອຖືທີ່ຕອບສະຫນອງຄວາມຕ້ອງການທີ່ພັດທະນາຂອງອຸດສາຫະກໍາ semiconductor.

ລາຍການ

ການຜະລິດ

ຄົ້ນຄ້ວາ

Dummy

ພາລາມິເຕີ Crystal

Polytype

4H

ການວາງທິດທາງພື້ນຜິວຜິດພາດ

<11-20 >4±0.15°

ຕົວກໍານົດການໄຟຟ້າ

ຝຸ່ນ

n-ປະເພດໄນໂຕຣເຈນ

ຄວາມຕ້ານທານ

0.015-0.025ohm·ຊມ

ຕົວກໍານົດການກົນຈັກ

ເສັ້ນຜ່າສູນກາງ

150.0±0.2ມມ

ຄວາມຫນາ

350 ± 25 ມມ

ປະຖົມນິເທດຮາບພຽງ

[1-100]±5°

ຄວາມຍາວຮາບພຽງຂັ້ນຕົ້ນ

47.5±1.5ມມ

ຮາບພຽງຮອງ

ບໍ່ມີ

TTV

≤5ມມ

≤10ມມ

≤15ມມ

LTV

≤3ມມ(5ມມ*5ມມ)

≤5ມມ(5ມມ*5ມມ)

≤10ມມ(5ມມ*5ມມ)

ກົ້ມຫົວ

-15μm ~ 15μm

-35μm ~ 35μm

-45μm ~ 45μm

Warp

≤35ມມ

≤45ມມ

≤55ມມ

ຄວາມຫຍາບດ້ານໜ້າ (AFM)

Ra≤0.2nm (5μm*5μm)

ໂຄງສ້າງ

ຄວາມຫນາແຫນ້ນຂອງ micropipe

<1 ea/cm2

<10 ea/cm2

<15 ea/cm2

ຄວາມເປື້ອນຂອງໂລຫະ

≤5E10ອະຕອມ/ຊມ2

NA

BPD

≤1500 ea/cm2

≤3000 ea/cm2

NA

TSD

≤500 ea/cm2

≤1000 ea/cm2

NA

ຄຸນະພາບດ້ານຫນ້າ

ດ້ານໜ້າ

Si

ສໍາເລັດຮູບ

Si-face CMP

ອະນຸພາກ

≤60ea/wafer (ຂະຫນາດ≥0.3μm)

NA

ຮອຍຂີດຂ່ວນ

≤5ea/ມມ. ຄວາມຍາວສະສົມ ≤ ເສັ້ນຜ່າສູນກາງ

ຄວາມຍາວສະສົມ≤2*ເສັ້ນຜ່າສູນກາງ

NA

ເປືອກສີສົ້ມ/ຂຸມ/ຮອຍເປື້ອນ/ຮອຍຂີດຂ່ວນ/ຮອຍແຕກ/ການປົນເປື້ອນ

ບໍ່ມີ

NA

ຊິບຂອບ/ຫຍໍ້ໜ້າ/ຮອຍແຕກ/ແຜ່ນ hex

ບໍ່ມີ

ພື້ນທີ່ Polytype

ບໍ່ມີ

ພື້ນທີ່ສະສົມ≤20%

ພື້ນທີ່ສະສົມ≤30%

ເຄື່ອງຫມາຍເລເຊີດ້ານຫນ້າ

ບໍ່ມີ

ຄຸນະພາບກັບຄືນໄປບ່ອນ

ກັບຄືນໄປບ່ອນສໍາເລັດຮູບ

C-face CMP

ຮອຍຂີດຂ່ວນ

≤5ea/mm, ຄວາມຍາວສະສົມ≤2*ເສັ້ນຜ່າສູນກາງ

NA

ຂໍ້ບົກພ່ອງດ້ານຫຼັງ (ຊິບຂອບ/ຫຍໍ້ໜ້າ)

ບໍ່ມີ

ກັບຄືນໄປບ່ອນ roughness

Ra≤0.2nm (5μm*5μm)

ເຄື່ອງຫມາຍເລເຊີກັບຄືນໄປບ່ອນ

1 ມມ (ຈາກຂອບເທິງ)

ຂອບ

ຂອບ

Chamfer

ການຫຸ້ມຫໍ່

ການຫຸ້ມຫໍ່

Epi-ພ້ອມດ້ວຍການຫຸ້ມຫໍ່ສູນຍາກາດ

ການຫຸ້ມຫໍ່ cassette ຫຼາຍ wafer

* ຫມາຍເຫດ: "NA" ຫມາຍຄວາມວ່າບໍ່ມີຄໍາຮ້ອງຂໍລາຍການທີ່ບໍ່ໄດ້ກ່າວເຖິງອາດຈະຫມາຍເຖິງ SEMI-STD.

tech_1_2_size
SiC wafers

  • ທີ່ຜ່ານມາ:
  • ຕໍ່ໄປ: