ຊິລິໂຄນໃສ່ insulator Wafers

ລາຍ​ລະ​ອຽດ​ສັ້ນ​:

wafers Silicon-on-Insulator ຂອງ Semicera ສະຫນອງການແກ້ໄຂທີ່ມີປະສິດທິພາບສູງສໍາລັບຄໍາຮ້ອງສະຫມັກ semiconductor ກ້າວຫນ້າ. ເຫມາະສົມທີ່ສຸດສໍາລັບ MEMS, ເຊັນເຊີ, ແລະໄມໂຄອີເລັກໂທຣນິກ, wafers ເຫຼົ່ານີ້ສະຫນອງການແຍກໄຟຟ້າທີ່ດີເລີດແລະ capacitance ກາຝາກຕ່ໍາ. Semicera ຮັບປະກັນການຜະລິດທີ່ມີຄວາມແມ່ນຍໍາ, ສະຫນອງຄຸນນະພາບທີ່ສອດຄ່ອງສໍາລັບລະດັບຂອງເຕັກໂນໂລຢີທີ່ມີນະວັດກໍາ. ພວກເຮົາຫວັງວ່າຈະເປັນຄູ່ຮ່ວມງານໄລຍະຍາວຂອງທ່ານໃນປະເທດຈີນ.


ລາຍລະອຽດຜະລິດຕະພັນ

ປ້າຍກຳກັບສິນຄ້າ

ຊິລິໂຄນໃສ່ insulator Wafersຈາກ Semicera ຖືກອອກແບບມາເພື່ອຕອບສະຫນອງຄວາມຕ້ອງການທີ່ເພີ່ມຂຶ້ນສໍາລັບການແກ້ໄຂ semiconductor ທີ່ມີປະສິດທິພາບສູງ. SOI wafers ຂອງພວກເຮົາສະຫນອງປະສິດທິພາບໄຟຟ້າທີ່ເຫນືອກວ່າແລະການຫຼຸດລົງ capacitance ອຸປະກອນ parasitic, ເຮັດໃຫ້ມັນເຫມາະສົມສໍາລັບຄໍາຮ້ອງສະຫມັກຂັ້ນສູງເຊັ່ນ: ອຸປະກອນ MEMS, ເຊັນເຊີ, ແລະວົງຈອນປະສົມປະສານ. ຄວາມຊໍານານຂອງ Semicera ໃນການຜະລິດ wafer ຮັບປະກັນວ່າແຕ່ລະຄົນSOI waferສະຫນອງຜົນໄດ້ຮັບທີ່ເຊື່ອຖືໄດ້, ຄຸນນະພາບສູງສໍາລັບຄວາມຕ້ອງການເຕັກໂນໂລຊີການຜະລິດຕໍ່ໄປຂອງທ່ານ.

ຂອງພວກເຮົາຊິລິໂຄນໃສ່ insulator Wafersສະເຫນີຄວາມສົມດຸນທີ່ດີທີ່ສຸດລະຫວ່າງປະສິດທິພາບຄ່າໃຊ້ຈ່າຍແລະການປະຕິບັດ. ດ້ວຍຄ່າໃຊ້ຈ່າຍຂອງ soi wafer ກາຍເປັນການແຂ່ງຂັນທີ່ເພີ່ມຂຶ້ນ, wafers ເຫຼົ່ານີ້ຖືກນໍາໃຊ້ຢ່າງກວ້າງຂວາງໃນອຸດສາຫະກໍາຕ່າງໆ, ລວມທັງ microelectronics ແລະ optoelectronics. ຂະບວນການຜະລິດທີ່ມີຄວາມແມ່ນຍໍາສູງຂອງ Semicera ຮັບປະກັນຄວາມຜູກພັນຂອງ wafer ດີກວ່າແລະຄວາມເປັນເອກະພາບ, ເຮັດໃຫ້ມັນເຫມາະສົມກັບການນໍາໃຊ້ທີ່ຫລາກຫລາຍ, ຈາກ wafers SOI ຢູ່ໃນຊ່ອງໄປຫາ wafers ຊິລິຄອນມາດຕະຖານ.

ຄຸນ​ນະ​ສົມ​ບັດ​ທີ່​ສໍາ​ຄັນ​:

wafers SOI ທີ່ມີຄຸນນະພາບສູງຖືກປັບປຸງໃຫ້ເຫມາະສົມສໍາລັບການປະຕິບັດໃນ MEMS ແລະຄໍາຮ້ອງສະຫມັກອື່ນໆ.

ຄ່າໃຊ້ຈ່າຍ soi wafer ການແຂ່ງຂັນສໍາລັບທຸລະກິດທີ່ຊອກຫາວິທີແກ້ໄຂຂັ້ນສູງໂດຍບໍ່ມີການປະນີປະນອມຄຸນນະພາບ.

ເໝາະສຳລັບເທັກໂນໂລຍີທີ່ທັນສະໄໝ, ສະເໜີການແຍກໄຟຟ້າທີ່ປັບປຸງ ແລະປະສິດທິພາບໃນຊິລິຄອນໃນລະບົບ insulator.

ຂອງພວກເຮົາຊິລິໂຄນໃສ່ insulator Wafersໄດ້ຖືກອອກແບບເພື່ອສະຫນອງການແກ້ໄຂປະສິດທິພາບສູງ, ສະຫນັບສະຫນູນຄື້ນຕໍ່ໄປຂອງນະວັດກໍາໃນເຕັກໂນໂລຊີ semiconductor. ບໍ່ວ່າທ່ານກໍາລັງເຮັດວຽກຢູ່ຕາມໂກນSOI wafers, ອຸປະກອນ MEMS, ຫຼືຊິລິໂຄນກ່ຽວກັບອົງປະກອບຂອງ insulator, Semicera ສະຫນອງ wafers ທີ່ຕອບສະຫນອງມາດຕະຖານສູງສຸດໃນອຸດສາຫະກໍາ.

ລາຍການ

ການຜະລິດ

ຄົ້ນຄ້ວາ

Dummy

ພາລາມິເຕີ Crystal

Polytype

4H

ການວາງທິດທາງພື້ນຜິວຜິດພາດ

<11-20 >4±0.15°

ຕົວກໍານົດການໄຟຟ້າ

ຝຸ່ນ

n-ປະເພດໄນໂຕຣເຈນ

ຄວາມຕ້ານທານ

0.015-0.025ohm·ຊມ

ຕົວກໍານົດການກົນຈັກ

ເສັ້ນຜ່າສູນກາງ

150.0±0.2ມມ

ຄວາມຫນາ

350 ± 25 ມມ

ປະຖົມນິເທດຮາບພຽງ

[1-100]±5°

ຄວາມຍາວຮາບພຽງຂັ້ນຕົ້ນ

47.5±1.5ມມ

ຮາບພຽງຮອງ

ບໍ່ມີ

TTV

≤5ມມ

≤10ມມ

≤15ມມ

LTV

≤3ມມ(5ມມ*5ມມ)

≤5ມມ(5ມມ*5ມມ)

≤10ມມ(5ມມ*5ມມ)

ກົ້ມຫົວ

-15μm ~ 15μm

-35μm ~ 35μm

-45μm ~ 45μm

Warp

≤35ມມ

≤45ມມ

≤55ມມ

ຄວາມຫຍາບດ້ານໜ້າ (AFM)

Ra≤0.2nm (5μm*5μm)

ໂຄງສ້າງ

ຄວາມຫນາແຫນ້ນຂອງ micropipe

<1 ea/cm2

<10 ea/cm2

<15 ea/cm2

ຄວາມເປື້ອນຂອງໂລຫະ

≤5E10ອະຕອມ/ຊມ2

NA

BPD

≤1500 ea/cm2

≤3000 ea/cm2

NA

TSD

≤500 ea/cm2

≤1000 ea/cm2

NA

ຄຸນະພາບດ້ານຫນ້າ

ດ້ານໜ້າ

Si

ສໍາເລັດຮູບ

Si-face CMP

ອະນຸພາກ

≤60ea/wafer (ຂະຫນາດ≥0.3μm)

NA

ຮອຍຂີດຂ່ວນ

≤5ea/ມມ. ຄວາມຍາວສະສົມ ≤ ເສັ້ນຜ່າສູນກາງ

ຄວາມຍາວສະສົມ≤2*ເສັ້ນຜ່າສູນກາງ

NA

ເປືອກສີສົ້ມ/ຂຸມ/ຮອຍເປື້ອນ/ຮອຍຂີດຂ່ວນ/ຮອຍແຕກ/ການປົນເປື້ອນ

ບໍ່ມີ

NA

ຊິບຂອບ/ຫຍໍ້ໜ້າ/ຮອຍແຕກ/ແຜ່ນ hex

ບໍ່ມີ

ພື້ນທີ່ Polytype

ບໍ່ມີ

ພື້ນທີ່ສະສົມ≤20%

ພື້ນທີ່ສະສົມ≤30%

ເຄື່ອງຫມາຍເລເຊີດ້ານຫນ້າ

ບໍ່ມີ

ຄຸນະພາບກັບຄືນໄປບ່ອນ

ກັບຄືນໄປບ່ອນສໍາເລັດຮູບ

C-face CMP

ຮອຍຂີດຂ່ວນ

≤5ea/mm, ຄວາມຍາວສະສົມ≤2*ເສັ້ນຜ່າສູນກາງ

NA

ຂໍ້ບົກພ່ອງດ້ານຫຼັງ (ຊິບຂອບ/ຫຍໍ້ໜ້າ)

ບໍ່ມີ

ກັບຄືນໄປບ່ອນ roughness

Ra≤0.2nm (5μm*5μm)

ເຄື່ອງຫມາຍເລເຊີກັບຄືນໄປບ່ອນ

1 ມມ (ຈາກຂອບເທິງ)

ຂອບ

ຂອບ

Chamfer

ການຫຸ້ມຫໍ່

ການຫຸ້ມຫໍ່

Epi-ພ້ອມດ້ວຍການຫຸ້ມຫໍ່ສູນຍາກາດ

ການຫຸ້ມຫໍ່ cassette ຫຼາຍ wafer

* ຫມາຍເຫດ: "NA" ຫມາຍຄວາມວ່າບໍ່ມີຄໍາຮ້ອງຂໍລາຍການທີ່ບໍ່ໄດ້ກ່າວເຖິງອາດຈະຫມາຍເຖິງ SEMI-STD.

tech_1_2_size
SiC wafers

  • ທີ່ຜ່ານມາ:
  • ຕໍ່ໄປ: