SiN Ceramics Plain Substrates

ລາຍ​ລະ​ອຽດ​ສັ້ນ​:

Semicera's SiN Ceramics Plain Substrates ໃຫ້ປະສິດທິພາບຄວາມຮ້ອນແລະກົນຈັກພິເສດສໍາລັບຄໍາຮ້ອງສະຫມັກທີ່ມີຄວາມຕ້ອງການສູງ. ວິສະວະກໍາສໍາລັບຄວາມທົນທານແລະຄວາມຫນ້າເຊື່ອຖືທີ່ເຫນືອກວ່າ, substrates ເຫຼົ່ານີ້ແມ່ນເຫມາະສົມສໍາລັບອຸປະກອນເອເລັກໂຕຣນິກກ້າວຫນ້າທາງດ້ານ. ເລືອກ Semicera ສໍາລັບການແກ້ໄຂເຊລາມິກ SiN ທີ່ມີຄຸນນະພາບສູງທີ່ເຫມາະສົມກັບຄວາມຕ້ອງການຂອງທ່ານ.


ລາຍລະອຽດຜະລິດຕະພັນ

ປ້າຍກຳກັບສິນຄ້າ

Semicera's SiN Ceramics Plain Substrates ສະຫນອງການແກ້ໄຂທີ່ມີປະສິດທິພາບສູງສໍາລັບຄວາມຫລາກຫລາຍຂອງຄໍາຮ້ອງສະຫມັກເອເລັກໂຕຣນິກແລະອຸດສາຫະກໍາ. ເປັນທີ່ຮູ້ຈັກສໍາລັບການນໍາຄວາມຮ້ອນທີ່ດີເລີດແລະຄວາມເຂັ້ມແຂງກົນຈັກ, substrates ເຫຼົ່ານີ້ຮັບປະກັນການດໍາເນີນງານທີ່ເຊື່ອຖືໄດ້ໃນສະພາບແວດລ້ອມທີ່ຕ້ອງການ.

ເຊລາມິກ SiN (Silicon Nitride) ຂອງພວກເຮົາຖືກອອກແບບມາເພື່ອຮັບມືກັບອຸນຫະພູມທີ່ຮຸນແຮງແລະຄວາມກົດດັນສູງ, ເຮັດໃຫ້ມັນເຫມາະສົມສໍາລັບອຸປະກອນເອເລັກໂຕຣນິກພະລັງງານສູງແລະອຸປະກອນ semiconductor ກ້າວຫນ້າ. ຄວາມທົນທານແລະຄວາມທົນທານຕໍ່ອາການຊ໊ອກຄວາມຮ້ອນເຮັດໃຫ້ພວກມັນເຫມາະສົມສໍາລັບການນໍາໃຊ້ໃນຄໍາຮ້ອງສະຫມັກທີ່ຄວາມຫນ້າເຊື່ອຖືແລະການປະຕິບັດແມ່ນສໍາຄັນ.

ຂະບວນການຜະລິດທີ່ມີຄວາມແມ່ນຍໍາຂອງ Semicera ຮັບປະກັນວ່າແຕ່ລະ substrate ທໍາມະດາໄດ້ມາດຕະຖານຄຸນນະພາບທີ່ເຂັ້ມງວດ. ນີ້ສົ່ງຜົນໃຫ້ substrates ມີຄວາມຫນາແຫນ້ນທີ່ສອດຄ່ອງແລະຄຸນນະພາບຂອງຫນ້າດິນ, ເຊິ່ງເປັນສິ່ງຈໍາເປັນສໍາລັບການບັນລຸປະສິດທິພາບທີ່ດີທີ່ສຸດໃນການປະກອບເອເລັກໂຕຣນິກແລະລະບົບ.

ນອກເຫນືອໄປຈາກຄວາມໄດ້ປຽບຂອງຄວາມຮ້ອນແລະກົນຈັກຂອງພວກເຂົາ, SiN Ceramics Plain Substrates ສະເຫນີຄຸນສົມບັດ insulation ໄຟຟ້າທີ່ດີເລີດ. ນີ້ຮັບປະກັນການແຊກແຊງໄຟຟ້າຫນ້ອຍທີ່ສຸດແລະປະກອບສ່ວນກັບຄວາມຫມັ້ນຄົງແລະປະສິດທິພາບໂດຍລວມຂອງອົງປະກອບເອເລັກໂຕຣນິກ, ເສີມຂະຫຍາຍຊີວິດການດໍາເນີນງານຂອງເຂົາເຈົ້າ.

ໂດຍການເລືອກຊັ້ນຍ່ອຍ SiN Ceramics Plain ຂອງ Semicera, ທ່ານກໍາລັງເລືອກຜະລິດຕະພັນທີ່ປະສົມປະສານວິທະຍາສາດວັດສະດຸທີ່ກ້າວຫນ້າກັບການຜະລິດຊັ້ນນໍາ. ຄໍາຫມັ້ນສັນຍາຂອງພວກເຮົາໃນຄຸນນະພາບແລະນະວັດກໍາຮັບປະກັນວ່າທ່ານໄດ້ຮັບ substrates ທີ່ຕອບສະຫນອງມາດຕະຖານອຸດສາຫະກໍາທີ່ສູງທີ່ສຸດແລະສະຫນັບສະຫນູນຜົນສໍາເລັດຂອງໂຄງການເຕັກໂນໂລຊີກ້າວຫນ້າທາງດ້ານຂອງທ່ານ.

ລາຍການ

ການຜະລິດ

ຄົ້ນຄ້ວາ

Dummy

ພາລາມິເຕີ Crystal

Polytype

4H

ການວາງທິດທາງພື້ນຜິວຜິດພາດ

<11-20 >4±0.15°

ຕົວກໍານົດການໄຟຟ້າ

ຝຸ່ນ

n ປະເພດໄນໂຕຣເຈນ

ຄວາມຕ້ານທານ

0.015-0.025ohm·ຊມ

ຕົວກໍານົດການກົນຈັກ

ເສັ້ນຜ່າສູນກາງ

150.0±0.2ມມ

ຄວາມຫນາ

350 ± 25 ມມ

ປະຖົມນິເທດຮາບພຽງ

[1-100]±5°

ຄວາມຍາວຮາບພຽງຂັ້ນຕົ້ນ

47.5±1.5ມມ

ຮາບພຽງຮອງ

ບໍ່ມີ

TTV

≤5ມມ

≤10ມມ

≤15ມມ

LTV

≤3ມມ(5ມມ*5ມມ)

≤5ມມ(5ມມ*5ມມ)

≤10ມມ(5ມມ*5ມມ)

bow

-15μm ~ 15μm

-35μm ~ 35μm

-45μm ~ 45μm

Warp

≤35ມມ

≤45ມມ

≤55ມມ

ຄວາມຫຍາບດ້ານໜ້າ (AFM)

Ra≤0.2nm (5μm*5μm)

ໂຄງສ້າງ

ຄວາມຫນາແຫນ້ນຂອງ micropipe

<1 ea/cm2

<10 ea/cm2

<15 ea/cm2

ຄວາມເປື້ອນຂອງໂລຫະ

≤5E10ອະຕອມ/ຊມ2

NA

BPD

≤1500 ea/cm2

≤3000 ea/cm2

NA

TSD

≤500 ea/cm2

≤1000 ea/cm2

NA

ຄຸນະພາບດ້ານຫນ້າ

ດ້ານໜ້າ

Si

ສໍາເລັດຮູບ

Si-face CMP

ອະນຸພາກ

≤60ea/wafer (ຂະຫນາດ≥0.3μm)

NA

ຮອຍຂີດຂ່ວນ

≤5ea/ມມ. ຄວາມຍາວສະສົມ ≤ ເສັ້ນຜ່າສູນກາງ

ຄວາມຍາວສະສົມ≤2*ເສັ້ນຜ່າສູນກາງ

NA

ປອກເປືອກສີສົ້ມ/ຂຸມ/ຮອຍເປື້ອນ/ຮອຍຂີດຂ່ວນ/ຮອຍແຕກ/ການປົນເປື້ອນ

ບໍ່ມີ

NA

ຊິບຂອບ/ຫຍໍ້ໜ້າ/ຮອຍແຕກ/ແຜ່ນ hex

ບໍ່ມີ

ພື້ນທີ່ Polytype

ບໍ່ມີ

ພື້ນທີ່ສະສົມ≤20%

ພື້ນທີ່ສະສົມ≤30%

ເຄື່ອງຫມາຍເລເຊີດ້ານຫນ້າ

ບໍ່ມີ

ຄຸນະພາບກັບຄືນໄປບ່ອນ

ກັບຄືນໄປບ່ອນສໍາເລັດຮູບ

C-face CMP

ຮອຍຂີດຂ່ວນ

≤5ea/mm, ຄວາມຍາວສະສົມ≤2*ເສັ້ນຜ່າສູນກາງ

NA

ຂໍ້ບົກພ່ອງດ້ານຫຼັງ (ຊິບຂອບ/ຫຍໍ້ໜ້າ)

ບໍ່ມີ

ກັບຄືນໄປບ່ອນ roughness

Ra≤0.2nm (5μm*5μm)

ເຄື່ອງໝາຍເລເຊີກັບຄືນ

1 ມມ (ຈາກຂອບເທິງ)

ຂອບ

ຂອບ

Chamfer

ການຫຸ້ມຫໍ່

ການຫຸ້ມຫໍ່

Epi-ພ້ອມດ້ວຍການຫຸ້ມຫໍ່ສູນຍາກາດ

ການຫຸ້ມຫໍ່ cassette ຫຼາຍ wafer

* ຫມາຍເຫດ: "NA" ຫມາຍຄວາມວ່າບໍ່ມີຄໍາຮ້ອງຂໍລາຍການທີ່ບໍ່ໄດ້ກ່າວເຖິງອາດຈະຫມາຍເຖິງ SEMI-STD.

tech_1_2_size
SiC wafers

  • ທີ່ຜ່ານມາ:
  • ຕໍ່ໄປ: