SOI Wafer Silicon On Insulator

ລາຍ​ລະ​ອຽດ​ສັ້ນ​:

Semicera's SOI Wafer (Silicon On Insulator) ສະຫນອງການໂດດດ່ຽວໄຟຟ້າແລະປະສິດທິພາບພິເສດສໍາລັບຄໍາຮ້ອງສະຫມັກ semiconductor ກ້າວຫນ້າ. ວິສະວະກໍາສໍາລັບປະສິດທິພາບຄວາມຮ້ອນແລະໄຟຟ້າທີ່ດີກວ່າ, wafers ເຫຼົ່ານີ້ແມ່ນເຫມາະສົມສໍາລັບວົງຈອນປະສົມປະສານປະສິດທິພາບສູງ. ເລືອກ Semicera ສໍາລັບຄຸນນະພາບແລະຄວາມຫນ້າເຊື່ອຖືໃນເຕັກໂນໂລຊີ SOI wafer.


ລາຍລະອຽດຜະລິດຕະພັນ

ປ້າຍກຳກັບສິນຄ້າ

Semicera's SOI Wafer (Silicon On Insulator) ຖືກອອກແບບມາເພື່ອສະຫນອງການແຍກໄຟຟ້າທີ່ເຫນືອກວ່າແລະປະສິດທິພາບຄວາມຮ້ອນ. ໂຄງສ້າງ wafer ທີ່ມີນະວັດກໍານີ້, ປະກອບດ້ວຍຊັ້ນຊິລິໂຄນຢູ່ໃນຊັ້ນ insulating, ຮັບປະກັນການປະຕິບັດອຸປະກອນທີ່ປັບປຸງແລະຫຼຸດຜ່ອນການໃຊ້ພະລັງງານ, ເຮັດໃຫ້ມັນເຫມາະສົມສໍາລັບການນໍາໃຊ້ເຕັກໂນໂລຢີສູງທີ່ຫລາກຫລາຍ.

SOI wafers ຂອງພວກເຮົາໃຫ້ຜົນປະໂຫຍດພິເສດສໍາລັບວົງຈອນປະສົມປະສານໂດຍການຫຼຸດຜ່ອນຄວາມຈຸຂອງແມ່ກາຝາກແລະການປັບປຸງຄວາມໄວອຸປະກອນແລະປະສິດທິພາບ. ນີ້ແມ່ນສິ່ງສໍາຄັນສໍາລັບອຸປະກອນເອເລັກໂຕຣນິກທີ່ທັນສະໄຫມ, ບ່ອນທີ່ປະສິດທິພາບສູງແລະປະສິດທິພາບພະລັງງານແມ່ນມີຄວາມຈໍາເປັນສໍາລັບການນໍາໃຊ້ທັງຜູ້ບໍລິໂພກແລະອຸດສາຫະກໍາ.

Semicera ໃຊ້ເຕັກນິກການຜະລິດຂັ້ນສູງເພື່ອຜະລິດ SOI wafers ທີ່ມີຄຸນນະພາບສອດຄ່ອງແລະຄວາມຫນ້າເຊື່ອຖື. wafers ເຫຼົ່ານີ້ສະຫນອງການສນວນກັນຄວາມຮ້ອນທີ່ດີເລີດ, ເຮັດໃຫ້ມັນເຫມາະສົມສໍາລັບການນໍາໃຊ້ໃນສະພາບແວດລ້ອມທີ່ dissipation ຄວາມຮ້ອນເປັນຄວາມກັງວົນ, ເຊັ່ນໃນອຸປະກອນເອເລັກໂຕຣນິກຄວາມຫນາແຫນ້ນສູງແລະລະບົບການຄຸ້ມຄອງພະລັງງານ.

ການນໍາໃຊ້ SOI wafers ໃນການຜະລິດ semiconductor ອະນຸຍາດໃຫ້ພັດທະນາຊິບຂະຫນາດນ້ອຍກວ່າ, ໄວກວ່າ, ແລະເຊື່ອຖືໄດ້. ຄໍາຫມັ້ນສັນຍາຂອງ Semicera ຕໍ່ກັບວິສະວະກໍາຄວາມແມ່ນຍໍາຮັບປະກັນວ່າ SOI wafers ຂອງພວກເຮົາຕອບສະຫນອງມາດຕະຖານສູງທີ່ຕ້ອງການສໍາລັບເຕັກໂນໂລຢີທີ່ກ້າວຫນ້າໃນສາຂາຕ່າງໆເຊັ່ນ: ໂທລະຄົມ, ລົດໃຫຍ່, ແລະເອເລັກໂຕຣນິກຜູ້ບໍລິໂພກ.

ການເລືອກ SOI Wafer ຂອງ Semicera ຫມາຍເຖິງການລົງທຶນໃນຜະລິດຕະພັນທີ່ສະຫນັບສະຫນູນຄວາມກ້າວຫນ້າຂອງເຕັກໂນໂລຢີເອເລັກໂຕຣນິກແລະຈຸນລະພາກ. wafers ຂອງພວກເຮົາຖືກອອກແບບມາເພື່ອສະຫນອງການເພີ່ມປະສິດທິພາບແລະຄວາມທົນທານ, ປະກອບສ່ວນເຂົ້າໃນຄວາມສໍາເລັດຂອງໂຄງການເຕັກໂນໂລຢີສູງຂອງທ່ານແລະຮັບປະກັນວ່າທ່ານຢູ່ແຖວຫນ້າຂອງນະວັດຕະກໍາ.

ລາຍການ

ການຜະລິດ

ຄົ້ນຄ້ວາ

Dummy

ພາລາມິເຕີ Crystal

Polytype

4H

ການວາງທິດທາງພື້ນຜິວຜິດພາດ

<11-20 >4±0.15°

ຕົວກໍານົດການໄຟຟ້າ

ຝຸ່ນ

n ປະເພດໄນໂຕຣເຈນ

ຄວາມຕ້ານທານ

0.015-0.025ohm·ຊມ

ຕົວກໍານົດການກົນຈັກ

ເສັ້ນຜ່າສູນກາງ

150.0±0.2ມມ

ຄວາມຫນາ

350 ± 25 ມມ

ປະຖົມນິເທດຮາບພຽງ

[1-100]±5°

ຄວາມຍາວຮາບພຽງຂັ້ນຕົ້ນ

47.5±1.5ມມ

ຮາບພຽງຮອງ

ບໍ່ມີ

TTV

≤5ມມ

≤10ມມ

≤15ມມ

LTV

≤3ມມ(5ມມ*5ມມ)

≤5ມມ(5ມມ*5ມມ)

≤10ມມ(5ມມ*5ມມ)

bow

-15μm ~ 15μm

-35μm ~ 35μm

-45μm ~ 45μm

Warp

≤35ມມ

≤45ມມ

≤55ມມ

ຄວາມຫຍາບດ້ານໜ້າ (AFM)

Ra≤0.2nm (5μm*5μm)

ໂຄງສ້າງ

ຄວາມຫນາແຫນ້ນຂອງ micropipe

<1 ea/cm2

<10 ea/cm2

<15 ea/cm2

ຄວາມເປື້ອນຂອງໂລຫະ

≤5E10ອະຕອມ/ຊມ2

NA

BPD

≤1500 ea/cm2

≤3000 ea/cm2

NA

TSD

≤500 ea/cm2

≤1000 ea/cm2

NA

ຄຸນະພາບດ້ານຫນ້າ

ດ້ານໜ້າ

Si

ສໍາເລັດຮູບ

Si-face CMP

ອະນຸພາກ

≤60ea/wafer (ຂະຫນາດ≥0.3μm)

NA

ຮອຍຂີດຂ່ວນ

≤5ea/ມມ. ຄວາມຍາວສະສົມ ≤ ເສັ້ນຜ່າສູນກາງ

ຄວາມຍາວສະສົມ≤2*ເສັ້ນຜ່າສູນກາງ

NA

ປອກເປືອກສີສົ້ມ/ຂຸມ/ຮອຍເປື້ອນ/ຮອຍຂີດຂ່ວນ/ຮອຍແຕກ/ການປົນເປື້ອນ

ບໍ່ມີ

NA

ຊິບຂອບ/ຫຍໍ້ໜ້າ/ຮອຍແຕກ/ແຜ່ນ hex

ບໍ່ມີ

ພື້ນທີ່ Polytype

ບໍ່ມີ

ພື້ນທີ່ສະສົມ≤20%

ພື້ນທີ່ສະສົມ≤30%

ເຄື່ອງຫມາຍເລເຊີດ້ານຫນ້າ

ບໍ່ມີ

ຄຸນະພາບກັບຄືນໄປບ່ອນ

ກັບຄືນໄປບ່ອນສໍາເລັດຮູບ

C-face CMP

ຮອຍຂີດຂ່ວນ

≤5ea/mm, ຄວາມຍາວສະສົມ≤2*ເສັ້ນຜ່າສູນກາງ

NA

ຂໍ້ບົກພ່ອງດ້ານຫຼັງ (ຊິບຂອບ/ຫຍໍ້ໜ້າ)

ບໍ່ມີ

ກັບຄືນໄປບ່ອນ roughness

Ra≤0.2nm (5μm*5μm)

ເຄື່ອງໝາຍເລເຊີກັບຄືນ

1 ມມ (ຈາກຂອບເທິງ)

ຂອບ

ຂອບ

Chamfer

ການຫຸ້ມຫໍ່

ການຫຸ້ມຫໍ່

Epi-ພ້ອມດ້ວຍການຫຸ້ມຫໍ່ສູນຍາກາດ

ການຫຸ້ມຫໍ່ cassette ຫຼາຍ wafer

* ຫມາຍເຫດ: "NA" ຫມາຍຄວາມວ່າບໍ່ມີຄໍາຮ້ອງຂໍລາຍການທີ່ບໍ່ໄດ້ກ່າວເຖິງອາດຈະຫມາຍເຖິງ SEMI-STD.

tech_1_2_size
SiC wafers

  • ທີ່ຜ່ານມາ:
  • ຕໍ່ໄປ: