Silicon On Insulator Wafer

ລາຍ​ລະ​ອຽດ​ສັ້ນ​:

Semicera ຂອງ Silicon On Insulator (SOI) Wafer ສະຫນອງການໂດດດ່ຽວໄຟຟ້າແລະການຄຸ້ມຄອງຄວາມຮ້ອນພິເສດສໍາລັບຄໍາຮ້ອງສະຫມັກທີ່ມີປະສິດທິພາບສູງ. ວິສະວະກໍາເພື່ອສະຫນອງປະສິດທິພາບອຸປະກອນທີ່ດີກວ່າແລະຄວາມຫນ້າເຊື່ອຖື, wafers ເຫຼົ່ານີ້ແມ່ນທາງເລືອກທີ່ສໍາຄັນສໍາລັບເຕັກໂນໂລຊີ semiconductor ກ້າວຫນ້າທາງດ້ານ. ເລືອກ Semicera ສໍາລັບການແກ້ໄຂ SOI wafer ທີ່ທັນສະໄຫມ.


ລາຍລະອຽດຜະລິດຕະພັນ

ປ້າຍກຳກັບສິນຄ້າ

Semicera's Silicon On Insulator (SOI) Wafer ແມ່ນຢູ່ໃນແຖວຫນ້າຂອງນະວັດຕະກໍາ semiconductor, ສະເຫນີການແຍກໄຟຟ້າທີ່ປັບປຸງແລະປະສິດທິພາບຄວາມຮ້ອນທີ່ເຫນືອກວ່າ. ໂຄງສ້າງ SOI, ປະກອບດ້ວຍຊັ້ນຊິລິໂຄນບາງໆຢູ່ເທິງຊັ້ນຮອງ insulating, ສະຫນອງຜົນປະໂຫຍດທີ່ສໍາຄັນສໍາລັບອຸປະກອນເອເລັກໂຕຣນິກທີ່ມີປະສິດທິພາບສູງ.

SOI wafers ຂອງພວກເຮົາຖືກອອກແບບມາເພື່ອຫຼຸດຜ່ອນຄວາມຈຸຂອງແມ່ກາຝາກແລະກະແສຮົ່ວໄຫຼ, ເຊິ່ງເປັນສິ່ງຈໍາເປັນສໍາລັບການພັດທະນາວົງຈອນປະສົມປະສານຄວາມໄວສູງແລະພະລັງງານຕ່ໍາ. ເທັກໂນໂລຍີທີ່ກ້າວໜ້ານີ້ຮັບປະກັນວ່າອຸປະກອນຕ່າງໆເຮັດວຽກໄດ້ມີປະສິດທິພາບຫຼາຍຂຶ້ນ, ດ້ວຍຄວາມໄວທີ່ປັບປຸງ ແລະ ການບໍລິໂພກພະລັງງານຫຼຸດລົງ, ທີ່ສຳຄັນສຳລັບເຄື່ອງອີເລັກໂທຣນິກທີ່ທັນສະໄໝ.

ຂະບວນການຜະລິດຂັ້ນສູງທີ່ຈ້າງໂດຍ Semicera ຮັບປະກັນການຜະລິດ SOI wafers ທີ່ມີຄວາມສອດຄ່ອງແລະຄວາມສອດຄ່ອງທີ່ດີເລີດ. ຄຸນນະພາບນີ້ແມ່ນສໍາຄັນສໍາລັບຄໍາຮ້ອງສະຫມັກໃນໂທລະຄົມນາຄົມ, ລົດຍົນ, ແລະເອເລັກໂຕຣນິກຜູ້ບໍລິໂພກ, ບ່ອນທີ່ມີອົງປະກອບທີ່ເຊື່ອຖືໄດ້ແລະປະສິດທິພາບສູງ.

ນອກເຫນືອຈາກຜົນປະໂຫຍດດ້ານໄຟຟ້າຂອງພວກເຂົາ, wafers SOI ຂອງ Semicera ສະຫນອງການສນວນກັນຄວາມຮ້ອນທີ່ເຫນືອກວ່າ, ເສີມຂະຫຍາຍການລະບາຍຄວາມຮ້ອນແລະຄວາມຫມັ້ນຄົງໃນອຸປະກອນທີ່ມີຄວາມຫນາແຫນ້ນແລະພະລັງງານສູງ. ຄຸນນະສົມບັດນີ້ແມ່ນມີຄຸນຄ່າໂດຍສະເພາະໃນຄໍາຮ້ອງສະຫມັກທີ່ກ່ຽວຂ້ອງກັບການຜະລິດຄວາມຮ້ອນທີ່ສໍາຄັນແລະຮຽກຮ້ອງໃຫ້ມີການຄຸ້ມຄອງຄວາມຮ້ອນປະສິດທິພາບ.

ໂດຍການເລືອກ Semicera's Silicon On Insulator Wafer, ທ່ານລົງທຶນໃນຜະລິດຕະພັນທີ່ສະຫນັບສະຫນູນຄວາມກ້າວຫນ້າຂອງເຕັກໂນໂລຢີທີ່ທັນສະໄຫມ. ຄໍາຫມັ້ນສັນຍາຂອງພວກເຮົາກ່ຽວກັບຄຸນນະພາບແລະນະວັດກໍາຮັບປະກັນວ່າ SOI wafers ຂອງພວກເຮົາຕອບສະຫນອງຄວາມຕ້ອງການທີ່ເຂັ້ມງວດຂອງອຸດສາຫະກໍາ semiconductor ໃນມື້ນີ້, ສະຫນອງພື້ນຖານສໍາລັບອຸປະກອນເອເລັກໂຕຣນິກການຜະລິດຕໍ່ໄປ.

ລາຍການ

ການຜະລິດ

ຄົ້ນຄ້ວາ

Dummy

ພາລາມິເຕີ Crystal

Polytype

4H

ການວາງທິດທາງພື້ນຜິວຜິດພາດ

<11-20 >4±0.15°

ຕົວກໍານົດການໄຟຟ້າ

ຝຸ່ນ

n-ປະເພດໄນໂຕຣເຈນ

ຄວາມຕ້ານທານ

0.015-0.025ohm·ຊມ

ຕົວກໍານົດການກົນຈັກ

ເສັ້ນຜ່າສູນກາງ

150.0±0.2ມມ

ຄວາມຫນາ

350 ± 25 ມມ

ປະຖົມນິເທດຮາບພຽງ

[1-100]±5°

ຄວາມຍາວຮາບພຽງຂັ້ນຕົ້ນ

47.5±1.5ມມ

ຮາບພຽງຮອງ

ບໍ່ມີ

TTV

≤5ມມ

≤10ມມ

≤15ມມ

LTV

≤3ມມ(5ມມ*5ມມ)

≤5ມມ(5ມມ*5ມມ)

≤10ມມ(5ມມ*5ມມ)

ກົ້ມຫົວ

-15μm ~ 15μm

-35μm ~ 35μm

-45μm ~ 45μm

Warp

≤35ມມ

≤45ມມ

≤55ມມ

ຄວາມຫຍາບດ້ານໜ້າ (AFM)

Ra≤0.2nm (5μm*5μm)

ໂຄງສ້າງ

ຄວາມຫນາແຫນ້ນຂອງ micropipe

<1 ea/cm2

<10 ea/cm2

<15 ea/cm2

ຄວາມເປື້ອນຂອງໂລຫະ

≤5E10ອະຕອມ/ຊມ2

NA

BPD

≤1500 ea/cm2

≤3000 ea/cm2

NA

TSD

≤500 ea/cm2

≤1000 ea/cm2

NA

ຄຸນະພາບດ້ານຫນ້າ

ດ້ານໜ້າ

Si

ສໍາເລັດຮູບ

Si-face CMP

ອະນຸພາກ

≤60ea/wafer (ຂະຫນາດ≥0.3μm)

NA

ຮອຍຂີດຂ່ວນ

≤5ea/ມມ. ຄວາມຍາວສະສົມ ≤ ເສັ້ນຜ່າສູນກາງ

ຄວາມຍາວສະສົມ≤2*ເສັ້ນຜ່າສູນກາງ

NA

ເປືອກສີສົ້ມ/ຂຸມ/ຮອຍເປື້ອນ/ຮອຍຂີດຂ່ວນ/ຮອຍແຕກ/ການປົນເປື້ອນ

ບໍ່ມີ

NA

ຊິບຂອບ/ຫຍໍ້ໜ້າ/ຮອຍແຕກ/ແຜ່ນ hex

ບໍ່ມີ

ພື້ນທີ່ Polytype

ບໍ່ມີ

ພື້ນທີ່ສະສົມ≤20%

ພື້ນທີ່ສະສົມ≤30%

ເຄື່ອງຫມາຍເລເຊີດ້ານຫນ້າ

ບໍ່ມີ

ຄຸນະພາບກັບຄືນໄປບ່ອນ

ກັບຄືນໄປບ່ອນສໍາເລັດຮູບ

C-face CMP

ຮອຍຂີດຂ່ວນ

≤5ea/mm, ຄວາມຍາວສະສົມ≤2*ເສັ້ນຜ່າສູນກາງ

NA

ຂໍ້ບົກພ່ອງດ້ານຫຼັງ (ຊິບຂອບ/ຫຍໍ້ໜ້າ)

ບໍ່ມີ

ກັບຄືນໄປບ່ອນ roughness

Ra≤0.2nm (5μm*5μm)

ເຄື່ອງຫມາຍເລເຊີກັບຄືນໄປບ່ອນ

1 ມມ (ຈາກຂອບເທິງ)

ຂອບ

ຂອບ

Chamfer

ການຫຸ້ມຫໍ່

ການຫຸ້ມຫໍ່

Epi-ພ້ອມດ້ວຍການຫຸ້ມຫໍ່ສູນຍາກາດ

ການຫຸ້ມຫໍ່ cassette ຫຼາຍ wafer

* ຫມາຍເຫດ: "NA" ຫມາຍຄວາມວ່າບໍ່ມີຄໍາຮ້ອງຂໍລາຍການທີ່ບໍ່ໄດ້ກ່າວເຖິງອາດຈະຫມາຍເຖິງ SEMI-STD.

tech_1_2_size
SiC wafers

  • ທີ່ຜ່ານມາ:
  • ຕໍ່ໄປ: